外围 SPI 协议:基本上具备与8051的内置 SPI 控制器相同的性能。该 IP 为京微齐力 FPGA 中 8051 硬核 EMIF (外部存储器接口)提供接口,且可以对主设备或从设备进行编程配置。
特性
全双工模式
三线同步传输
主机/从机模式
SPI 主波特率
从时钟主模式波特率
具有串行时钟可编程的极性和相位
首先传输数据最高有效位(MSB),最后传输数据最低有效位(LSB)
通过从设备片选输出端口来控制多个从设备
内部寄存器的可编程地址空间
SPI 数据位宽可配置:8、16、32位宽度
支持 AHB 和 EMIF 接口
可编程的基址寄存器,EMIF接口地址对齐 0x20,AHB 接口地址对齐0x80
支持 AHB single no-sequence 传输事务